首页/DLP系列/JUOPT-DLP9500/

JUOPT-DLP9500

JUOPT-DLP9500
产品介绍
基于TI DLP® DiscoveryTM 4100和DLPC410芯片组,配置了高速Xilinx®7-Series FPGA、USB3.0、40G光口高速数据传输接口。JUOPT DLP控制套件包括FPGA逻辑,USB控制器固件和PC软件模块,为客户提供对德州仪器DLP®芯片镜像的即时高速控制。
产品参数
价格
面议
联系我们
加入对比
ITEM JUOPT-DLP9500
Chipset DLP9500& DLPC410
DLP Format 0.95" 1080p
Window Options VIS,UV
Micromirror array size 1920×1080
Micromirror pitch 10.8 μm
On-board RAM 128 Gbit
Patterns in RAM 1 bit 62136
Patterns in RAM 8 bit 7767
Trigger master / slave
Switching Rate 1 bit B/W 17857 Hz
Switching Rate 8 bit Gray 266 Hz
PC Interface USB 3.0, 40G QSFP+
PC Transfer Rate (USB 3.0) >1600*fps
PC Transfer Rate (40G QSFP+) >12800*fps
Active Mirror array Area 20.7 x 11.7 mm²
Controller Board Dimensions 183×128×43.5mm³
DMD Board Dimensions 110x92x41.8mm³
其它产品